如何实现晶体振荡器高速低抖动解决方案
当今时代速度就代表效率,无论是人还是机器,每天要处理的数据和信息越来越多,没有高效的效率,根本完成不了工作所需,信号传送/接收,数据,信息分隔不开,那么是什么在支撑着信号的接收与发送呢?在相关的设备和工具里,都可以找到多颗石英晶体振荡器,它主要的作用就是通过自身的特有的压电效应,频率振荡,通电后接连其他元件启动,让产品各个系统工作.
在高速应用中,信号在过渡区域中移动得越快,产生的抖动就越少,为当今的高速数字电子设备设计时钟生成和分配系统给设计界带来了许多挑战.在较高速度下,传输线及其组件的行为与较低速度下的行为不同,如果没有正确指定和配置,则会产生抖动,噪声,反射和串扰等信号完整性问题.因此,当设计人员接近将具有高速数字应用的项目时,他们必须考虑在低速应用中不必要的各种信号完整性规定.
规划高速数字项目的主要挑战包括:
最大限度地减少定时抖动.对于高速,高频电子设备来说,有源晶振具有低定时抖动至关重要.较差的抖动特性不仅会影响数据错误,还会导致使用此源作为参考的锁相环失败.如果要将源用作显示时钟参考,则结果将是模糊的显示.通常,信号在过渡区域中移动得越快,产生的系统抖动就越小(见图1).
减少排放.在高速应用中,产生电磁干扰(EMI)的可能性显着增加.随着数字速度的提高,有关EMI降噪的FCC规范变得越来越严格.设计人员需要解决诸如传输线,差分晶振信号,信号幅度和谐波含量等特性,以便最大化传递给负载的能量,从而减少能量发射量.确保稳定.通常,您设计的电子系统的指定工作频率越高,时钟稳定性就越关键.不稳定的时钟性能可能导致数字系统中的误码率,错误数据或数据丢失,这些都是局域或广域系统.
传输线阻抗匹配.必须测量整个传输线的阻抗和长度,并与每个终端匹配.如果忽略阻抗匹配,则可能发生发射,串扰和反射.电源考虑因素.这里的主要考虑是确保时钟无噪音.对于当今更高速的系统,低电源消耗要求也在增加.
一种有效的方法论
在高速应用中实现最佳系统性能的关键始于一种有效的时钟生成和分配设计方法.简而言之,设计人员应采用一种方法,将各种时钟生成和分配组件作为一个完整的解决方案,而不是单个部件.应在项目开始时仔细注意选择适当的部件和电路分配方法,同时牢记各部件之间的相互关系.此外,重要的是在设计进行时考虑操作频率下所有有源晶振和无源晶振的特性阻抗.
正确选择以下时钟生成和分配组件至关重要(参见图2):
1.晶体振荡器及其输出逻辑
2.时钟驱动程序,在某些情况下将包含启用功能
3.5V或3V电源的CMOS转换器
4.传输线(双绞线,同轴电缆,PCB走线)
时钟生成和分配组件注意事项
1.贴片振荡器和逻辑选择选择合适的晶体振荡器在高速应用中至关重要,因为它将为整个时钟分配系统提供时钟参考.
2.交流性能随电压,温度和频率保持不变可以实现相对于电源电压的电平,阈值和噪声容限的小于1mV/V的残余灵敏度.对于结温,残余灵敏度小于0.1mV/C实现了相同的参数.
晶体振荡器质量
除了确保波形中的低抖动外,设计人员还应确保振荡器本身的抖动最小化.这是通过选择包含非常高Q晶体的振荡器来实现的.此外,石英晶体应调谐到振荡器电路以供振荡器制造商优化.在严格晶体振荡器应用中使用PLL合成器通常需要±20ppm的频率稳定性,小于600皮秒的快速上升和下降时间,低特性抖动以及正发射极耦合逻辑(PECL)差分输出.频率稳定性将提供可靠的系统参考,而波形的快速上升和下降时间将导致低系统抖动.(虽然快速上升和下降时间使转换饱和可能会引入不必要的噪声,但这种噪声将通过使用差分信号来抵消.)
逻辑选择:PECL优势
在高速应用中,使用PECL逻辑输出提供了超过CMOS逻辑输出技术的关键优势.与CMOS技术不同,PECL技术具有差分输出,这对减少排放至关重要.然而,与CMOS一样,PECL从正电源(而不是为ECL逻辑技术供电的负电源电压)获得其工作功率,从而在负载点实现与CMOS逻辑接口的必要兼容性.
此外,PECL技术允许电压补偿,以进一步抑制正电压源上的噪声.所有现代PECL贴片晶体振荡器均包含片内带隙调节器,可针对电源电压以及结温和环境温度的变化提供噪声容限的电压补偿.由于PECL电路由通过转向逻辑切换到负载电阻的电源调节电流源组成,因此设计人员可以通过两种方式获益:
1)供电电流随工作频率保持不变.
2)应避免振荡器设计,因为抖动是由锁相环中的噪声产生的.
其他振荡器注意事项
在PECL系统中,所有振荡器电路都应使电源在振荡器处良好地去耦.PECL器件需要积极地解决此问题,因为PECL仅参考电源的最正面.因此,对于PECL,Vcc需要尽可能无噪声.由于振荡器特性确实随负载阻抗和负载偏置电压而变化,因此必须指定所使用的实际负载并将其传达给振荡器供应商.所选振荡器应具有至少45%最小值和55%最大值的紧密对称性,并应产生可重复的波形以确保信号一致性.实现最佳系统性能的有效方法将各种时钟生成和分配组件作为完整的解决方案.应在项目开始时仔细选择适当的组件,并牢记组件之间的相互关系.
“推荐阅读”
【责任编辑】:金洛鑫版权所有:http://www.quartzcrystal.cn转载请注明出处
相关技术支持
- FCD-Tech石英晶体F2520A-30-50-K-30-F-34.000MHz术语和定义理论
- ECS许多应用需要石英振荡器ECS-100AX-110.5和其他定时解决方案
- Abracon超小型ABS05-32.768KHZ-T音叉晶体专为节能MCU而优化
- Bliley压控晶振BVCS5-24.000MHZMDN-ABCBT如何工作?
- Microchip用于嵌入式系统的新型PIC18F06Q20微控制器(MCU)
- Golledge下一代GSRFTA0942A频率控制5G网络的解决方案
- CTS最新推出的OCXO完美应用于各个领域
- 遥遥领先的Harmony Electronics Corp.用水晶增强安全驾驶
- 了解遥遥领先的SIWARD希华晶体振荡器
- 领先全球Skyworks晶振为下一代Wi-Fi 6/6E设备提供前所未有的能效