差分振荡器驱动自偏置差分输入
可输出差分信号的差分晶振是近年来比较热门的频率元件之一,LVDS和LVPECL这两种输出模式,可降低产品周围噪声,和减低相位抖动,实现低功耗.许多差分接收器具有片上DC偏置电路和/或终端网络.在这种情况下,振荡器输出应为交流耦合.如果需要外部偏置,则应根据接收器设备的数据表进行设计.LVDS或LVPECL振荡器可用于驱动自偏置差分输入.LVDS输出需要更少的无源元件和更低的运行功率.如果700mV的LVDS摆幅足以用于接收器,则最好使用LVDS石英晶体振荡器.图18显示了LVDS振荡器与自偏置差分接收器的接口.
图18:LVDS驱动器与具有内部端接和偏置的自偏置差分接收器的连接
LVPECL输出可在接收器处产生高达1.6V的差分摆幅.图19示出了用于将LVPECL差分输出晶振连接到自偏置差分接收器的示意图.电阻RS在负载侧产生一个带终端的分压器.可以通过选择RS值来设置接收器输入上的电压摆动.RB为LVPECL驱动器提供直流偏置电流,其值可以从公式1计算得出.请注意,接收器将看到RS+50Ω的有效终端电阻值.
图19:LVPECL驱动器与具有内部端接和偏置的自偏置差分接收器的连接
为了保持信号完整性,RS和RB应放置在传输线之前,尽可能靠近晶振.负载侧终端网络应尽可能靠近接收器输入.
使用LVPECL驱动器驱动LVDS接收器
LVDS接收器可以用LVPECL时钟信号驱动.这需要使用终端技术,将接收器侧的信号置于LVDS信令要求之内.信号共模电压和信号幅度是必须满足的主要规格.为满足LVDS规范,LVPECL信号幅度必须从1.6V降至0.75V.LVPECL驱动器的共模电压取决于电源电压,对于2.5V VDD,它与LVDS共模电压相匹配.终端允许为具有2.5VLVPECL驱动器的LVDS接收器提供时钟,如图20所示.
图20:将LVPECL驱动器与2.5V VDD连接到LVDS接收器
在3.3V VDD的情况下,LVPECL驱动器和LVDS接收器的共模电压是不同的.图21建议使用串联电阻和Y端接来连接LVPECL驱动器和LVDS接收器.
图21:将LVPECL驱动器与3.3V VDD连接至LVDS接收器
如果接收器具有片内匹配,则建议使用交流耦合,如图22所示.共模由电阻分压器设置.由于差分石英晶振等效电阻太高而不会导致正输入和负输入之间的不平衡,因此只有一个输入有偏差.
图22:将LVPECL驱动器与3.3V VDD连接到具有内部端接的LVDS接收器